LSI Designentwicklung – unser Serviceangebot


Analog & Mixed-Signal
- Ausgezeichnet in der Analyse und Gestaltung der Schaltungen
- Kompetent in Layout, Verifizierung und Debugging
- Experte bei der Verwendung von Cadence ADE, Specter, HSPICE, etc.
- Erfahren mit einer Vielzahl von Prozesstechnologien von 0.6um, 0.5um, 0.35um, 130nm, 90nm bis zu 65nm Prozessknoten
- Erfahren bei der Prüfung von kommerziellen Power Management ICs

Analoge kundenspezifische IC-Layouts
- Ausgezeichnet bei der Verlegung von Power Management IC (Buck, Boost, LDO, Ladegeräte, Power Banks und Wireless Charger)
- Experte bei der Verwendung von EDA Tools wie Tanner Ledit, Tanner Hyper Verification, Cadence ADE, Cadence Dracula, Mentor Graphic Pyxis, Calibre LVS/DRC und PEX
- Erfahren im Bau von Tcells/Pcells library auf PDKs, Xreft, Tech/Display für neue Prozesse

Digital/FPGA
- Ausgezeichnet in FPGA-Prototyping /IP-Entwicklung (Verschlüsselung und Authentifizierung, PCIe zu SATA Konverter, Hard Disk SSD, Übertragung von Daten, die von Sensoren, ADCs… bis zu ARM Board, Bildverarbeitung für medizinische Anwendungen gesammelt werden)
- Erfahren im ARM basierten Design, Bus Protokoll (AHB, ABW, I2C, USB), NVM-Controller
- Qualifiziert in C/C++, Verilog, VHDL, System Verilog, System C, Matlab, Skriptsprache

Physische Implementierung von SoCs
- Erfahren mit der Erschließung von Wireless, Networking, ARM basierter MCU und digitaler Plattform
- Kompatibilität bei der Verwendung von Cadence/Synopsys physikalischen Design Toolsets, Apache, Redhawk, Synopsys Design Compile, Design Compiler Graphical (DCG), Primetime, Primetime PX, Synopsys Galaxy Platform einschließlich ICC und StarRC, Cadence Conformal (LEC), Cadence Conformal Low Power, RTl Compiler, RTL Compiler physikalisch (RCP), Apache Path Finder
- Erfahren in der Niedrigleistungsgestaltung von Architekturstadien bis hin zu physikalischen Umsetzungsphasen, einschließlich: Verfeinerung der Leistungsstruktur auf der Grundlage des Leistungsbedarfs, Kenntnisse über die Implementierung von Leistungsreduktionstechniken (Dynamics Power Optimization, Multi VT-Optimierung, Taktgeber, Voltage Islands, Dynamic Voltage Frequency Skalierung (DVFS) und Adaptive Voltage Scaling (AVS))
- Erfahren in Prozessknoten von 28nm (20 Mio. Gates 440MHz)
Erfolgsgeschichten unserer Kunden

Portierzähler und Mailroom Ausrüstung
Um die führende Position in diesem hart umkämpften Markt zu behalten, setzt der Kunde auf eine Strategie, um die Forschungs- und Entwicklungsaktivitäten zu stärken, ohne die Kosten zu erhöhen oder mit dem gleichen Budget mehr zu tun. Ein Outsourcing Service eines Softwareunternehmens, das einen großen Pool von hochqualifizierten Ressourcen mit niedrigen Arbeitskosten bieten kann – das ist die richtige Antwort auf Ihre Strategie.

Audio System Entwicklung
Unser Kunde hat das UniPhier Audio-System entwickelt, welches zahlreiche Komponenten hat. Er wollte einen verlässlichen IT-Partner haben, um 3 Teile des Systems zu entwickeln, darunter:
- Universal Asynchronous Receiver/ Transmitter Gerätetreiber zum Senden und Empfangen von Nachrichten vom Test-Pool (PC-Seite) mit UART Schnittstelle
- PNL zum Übertragen und Verarbeiten von Nachrichten zwischen UART-Gerätetreiber und PIF
- PIF zur Implementierung von Medienfunktionalitäten von UniPher Audio System.